목차
 
홈
 
추천천
 
loading
본문 바로가기 메뉴 바로가기
패키지 후공정/웨이퍼 범핑 공정

웨이퍼 범핑 공정 개발하기 재배열 (RDL, Re-Distribution Layer) 알루미늄 패드의 위치를 임의로 변경하는 것을 총칭 웨이퍼 레벨 패키지 (WLP) - 웨이퍼 안 짜르고 그냥 패키지 재부동태화 (Re-Passivation) - I/O 패시베이션 개구가 표준 플립 칩 범프에 비해 작거나 너무 크게 되는 문제에 대해 보정 UBM (Under Bump Metalization) 형성 - 칩 패드와 솔더 범프 사이에서 UBM 층 형성이 필수적으로 요구 (barrier metal) 솔더 볼(범프) 형성 기판과 패드를 전기적으로 연결 - 플립 칩 설계 고려사항 (칩을 뒤집는다) 1. 신호선 폭과 간격 미세화, 기판의 층수의 최소화 2. 블라인드 및 매몰 비아/비아 드릴 기술 3. 코어 비아 한계치 ..

반도체 공정 및 설계/패키지 & 설계 & 검증 2022. 12. 29. 09:33
회로 기판 설계/패키지 시뮬레이션[패키지 제품 설계]

󰊱 신호라인과 접지신호의 구성공진해석은 다층 PCB 기판에서의 Power plane과 Ground plane간의 공진을 계산한 것이다. 이렇게 찾아진 공진주파수(=공진모드)가 PCB의 어느 위치에서 발생하느냐를 찾기 위해서 는 보고자 하는 VDD 층과 GND 층을 지정하고 다시 공진플롯을 계산해줄 필요가 있다. 층이 많은 PCB의 경우는 VDD/GND 층이 여러 개가 있을 수 있으므로 관심있는 VDD/GND 를 적절히 선택해주어야 한다. 󰊲 접지면의 임피던스 최소화를 통한 회로 기판 설계PCB 기판의 회로를 설계하기 위해서는 특정 지역의 공진에너지를 모두 GND로 보내버려 전원잡음을 제거할 수 있도록 한다. Decap을 이용한 전원잡음 제거는 전자회로 시스템의 기본이라 할 수 있으며,PCB 기판의 공..

반도체 공정 및 설계/패키지 & 설계 & 검증 2022. 10. 21. 19:30
회로 기판 설계/패키지 시뮬레이션[패키지 제품 설계]

󰊱 신호라인과 접지신호의 구성공진해석은 다층 PCB 기판에서의 Power plane과 Ground plane간의 공진을 계산한 것이다. 이렇게 찾아진 공진주파수(=공진모드)가 PCB의 어느 위치에서 발생하느냐를 찾기 위해서 는 보고자 하는 VDD 층과 GND 층을 지정하고 다시 공진플롯을 계산해줄 필요가 있다. 층이 많은 PCB의 경우는 VDD/GND 층이 여러 개가 있을 수 있으므로 관심있는 VDD/GND 를 적절히 선택해주어야 한다. 󰊲 접지면의 임피던스 최소화를 통한 회로 기판 설계PCB 기판의 회로를 설계하기 위해서는 특정 지역의 공진에너지를 모두 GND로 보내버려 전원잡음을 제거할 수 있도록 한다. Decap을 이용한 전원잡음 제거는 전자회로 시스템의 기본이라 할 수 있으며,PCB 기판의 공..

반도체 공정 및 설계/패키지 & 설계 & 검증 2022. 10. 21. 15:33
이전 1 다음
이전 다음

티스토리툴바


※ 해당 웹사이트는 정보 전달을 목적으로 운영하고 있으며, 금융 상품 판매 및 중개의 목적이 아닌 정보만 전달합니다. 또한, 어떠한 지적재산권 또한 침해하지 않고 있음을 명시합니다. 조회, 신청 및 다운로드와 같은 편의 서비스에 관한 내용은 관련 처리기관 홈페이지를 참고하시기 바랍니다.